# Organización de las Computadoras

Leonardo Giovanini



# Gestión de periféricos

Interrupciones

# **Contenidos**

- 10.1 Gestión de periféricos
  - Buses del sistema
  - Gestión programada
  - Gestión por acceso directo
- 10.2 Gestión por interrupciones
- 10.3 Excepciones
- 10.4 Interrupciones
- 10.5 Implementaciones

# Gestión de periféricos

#### Buses del sistema

Los sistemas informáticos generalmente constan de tres partes:

- i) la unidad central de procesamiento que procesa los datos;
- ii) la memoria que contiene los programas y los datos a procesar y
- *iii*) los dispositivos de entrada/salida que se comunican con el mundo exterior.



Dependiendo de la información transportada los buses se clasifican en:

**Bus de datos** - proporcionan una ruta para mover datos entre los módulos del sistema. Es bidireccional y su ancho, ancho de banda y latencia determinan el rendimiento general del sistema;

**Bus de direcciones** - designa el origen/destino de los datos en el bus de datos. Es unidireccional y su ancho determina la capacidad de memoria y perifericos posibles del sistema;

Bus de control - controla el acceso/uso de los datos y direcciones, y tiene un bidireccional. Transmite información de comando y sincronización entre los módulos del sistema. Las señales de comando especifican las operaciones, mientras que las de sincronización indican la validez de los datos y la información de la dirección.



## Gestión de perifericos

El *arbitraje de bus* refiere a la gestion de los buses del sistema durante su operación, coordinando las actividades de los dispositivos que solicitan transferencias de datos.

El controlador que tiene acceso a un bus en una instancia se conoce como bus master y su

selección debe tener en cuenta las necesidades del sistema.

Hay dos enfoques para el arbitraje de buses:

Centralizado - un único árbitro gestiona el bus; y

Distribuido - todos los dispositivos pueden gestionar el bus.



Hay tres tipos de transferencias que pueden realizarse:

- Memoria a periferico;
- Periferico a memoria; y
- Entre bloques de memoria.

Hay tres mecanismos para gestionar las transferencias de datos:

- Gestion programada;
- Gestion por interrupciones; y
- Gestion por acesso directo.



# Gestión de perifericos

Gestion programada

Es un mecanismo por el cual las tareas necesarias para atender los perifericos se organiza en el programa. La rutina atiende secuencialmente cada uno de los perifericos hasta completar la lista de tareas.

**Ventajas:** se tiene control total sobre el proceso, tiene una alta repetibilidad en la ejecucion, es robusto a los eventos externos sincronicos.

**Inconvenientes:** tiene altos tiempos de latencia, es ineficiente en el uso del tiempo, no puede atender eventos asincronos y la carga de programacion es elevada.





Organización de las Computadoras

## Gestión de perifericos

Gestion por acceso directo

Este mecanismo liberará al procesador durante la transferencia de los datos. El periferico avisa al controlador de DMA, el cual toma control de los buses y transfiere los datos.

El procesador programa al controlador de DMA antes de cada proceso de transferencia.



Ventajas - eficiente para grandes bloques de datos y perifericos muy rápidos;

**Inconvenientes** - detiene al procesador.

# Gestión por interrupciones

## **Gestión por interrupciones**

Una interrupción es una señal (hardware o software) que indica al procesador que un evento de alta prioridad requiere la interrupción del codigo que el procesador está ejecutando.

El procesador responde suspendiendo sus actividades actuales, guardando su estado y ejecutando una rutina de servicio de la interrupcion. Una vez que finalizada, el procesador reanuda las actividades normales.

#### Las interrupciones

- Permiten responder a eventos sincronos y asincronos;
- Especificar las rutinas especifica de atención de cada evento; y
- Provee una forma simple de comunicación entre procesos.





**Ventajas:** el procesador puede ejecutar otro código mientras espera un evento

**Inconvenientes:** dificulta el cálculo de los tiempos de ejecución y latencia, es complejo gestionar interrupciones anidadas.

# **Gestión por interrupciones**

Las etapas de la ejecución de una interrupción son:

- **1.Completar la ejecución** de la instrucción en curso (si se puede);
- 2. Determinar la fuente de la interrupción;
- **3. Analizar** si se atiende, o no, la interrupción;
- **4.Si** se atiende, **salvar la información** del programa en ejecución;
- **5.Determinar la dirección** de la rutina de atencion y **ejecutarla**; y
- 6. Una vez finalizada la ejecución de la rutina de interrupción reasumir la ejecución del programa.



# **Gestión por interrupciones**

Las interrupciones se pueden clasificar según su mecanismo de activación

- Excepciones se producen por errores durante la ejecucion de una instrucción o fallas en el hardware, son síncronas con el funcionamiento del procesador. Pueden ser precisas (cuando se conoce su causa) o imprecisas (cuando no se conoce sus causa) y se pueden determinar analizando la traza del programa en curso. Normalmente son causadas al realizarse operaciones no permitidas (división por cero, desbordamiento de pila, acceso a posiciones de memoria no permitidas, tratar de ejecutar instrucción no reconocida) o falta de datos para ejecutar instrucciones (tabla de segmentos incompleta, violacion de propiedades al acceder la memoria, segmento de codigo o dato no presente en la memoria).
- Interrupciones por hardware (IRQ) son producidas por eventos externos al programa, son asíncronas a la ejecución del programa (se pueden producir en cualquier momento independientemente de lo que esté haciendo el procesador). Las causas que las producen son externas al procesador y están relacionadas con los dispositivos de entrada / salida.
- Interrupciones por software (TRAP) son producidas por el programa en ejecución. Para generarlas existen distintas instrucciones en el código de máquina que permiten al programador producir una interrupción.

# Excepciones

# **Excepciones**

Las excepciones son eventos que **rompe la secuencia** de ejecución del programa para **atender errores que ocurren errores durante la ejecucion de una instrucción o fallas** en el hardware de la computadora.

Son eventos **síncronos** con el funcionamiento del procesador **y** se clasifican en **precisas** (cuando se conoce su causa) o **imprecisas** (cuando no se conoce sus causa), en cuyo caso la causa se determina analizando la traza del programa en curso.

Las causas de excepciones son

- Realizar tareas de depuracion del programa (breakpoint, trace, etc.);
- Realizar operaciones no permitidas (división por cero, codigos desconocidos);
- *Accesos ilegales a la memoria* (desbordamiento de pila, acceso a posiciones de memoria no permitidas, operaciones no permitidas, violacion de privilegios); y
- Falta de datos para ejecutar instrucciones (tabla de segmentos incompleta, segmento no presente en la memoria).

### **Excepciones**

Para implementar excepciones, se agrega etapas de deteccion de causas de excepciones a lo largo del ciclo de instrucción, la verificacion de excepciones chequean al final del ciclo de ejecucion si se produce alguna de las condiciones de excepcion.



Si se detecta la ocurrencia de una excepcion, el procesador suspende la ejecucion de la instrucciones, guarda la direccion de la instrucción que se esta ejecutando y carga el contador de programa con la direccion de la rutina de atencion de la excepcion.

La gestión de las excepciones es similar a la gestión de las interrupciones.

# Interrupciones

Una interrupción es un mecanismo que **rompe la secuencia** de ejecución del programa para atender un evento **no previsto**, **asincronico y externo** a la ejecución del programa. Son generadas por los dispositivos de la computadora



Las etapas de la ejecución de una interrupción son:

- Completar la ejecución de la instrucción en curso;
- 2. Determinar la fuente de la interrupción;
- 3. Analizar si se atiende, o no, la interrupción;
- **4.Si** se atiende, **salvar la información** del programa en ejecución;
- **5. Determinar la dirección** de la rutina de atencion y **ejecutarla**; y
- 6. Una vez finalizada la ejecución de la rutina de interrupción **reasumir la ejecución** del programa.



## **Interrupciones**

Para implementar interrpciones, se agrega la etapa de deteccion de interrupciones al final del ciclo de instrucción.



Si se detecta la ocurrencia de una interrupcion, el procesador suspende la ejecucion de la proxima instruccion, guarda la direccion de la proxima instrucción a ejecutar y carga el contador de programa con la direccion de la rutina de atencion de la interrupcion.

#### Clasificacion

Las interrupciones por hardware pueden clasificarse según su **mecanismo de activación** en:

- **Disparadas por nivel:** es una interrupción que se activa cambiando y manteniendo el nivel de la línea de interrupción hasta que sea atendida.
- Dispara por flancos: es una interrupción que se activa por cambios en los niveles de la línea de interrupción, ya sea a traves de un flanco de ascenso o descenso, y volviendo la línea a su estado inactivo.
- Disparadas por mensajes: es una interrupción activada por cambios en la condicion de la prescencia de un mensaje especifico.

Típicamente, múltiples mensajes de solicitud pendientes son unificados, como las interrupciones activadas por flancos



#### Clasificacion

Las interrupciones pueden clasificarse según su mecanismo de gestión en:

- Interrupciones enmascarable (IRQ): es una interrupción de hardware que puede ser ignorada o bloqueada con señales de enmascaramiento almacenadas en registros especiales.
- Interrupciones no enmascarable (NMI): es una interrupción de hardware que no tiene asociado un mecanismo de enmascaramiento. Las NMIs son utilizadas por las tareas de mas alta prioridad como temporizadores y watchdog timers.
- Interrupciones interprocesadores (IPI): es un tipo especial de interrupción que es generada por procesador para interrumpir a otro procesador en sistemas multiprocesadores.



#### Determinación de la fuente

Hay distintas formas de identificar la fuente de una interrupción:

 Consulta: el procesador comprueba de manera sistemática todos los dispositivos de manera que busca cuál fue el que solicitó la interrupción. El orden de consulta define la prioridad de las interrupciones.

Para implementarla, la computadora incorpora registros que guardan la informacion de las peticiones de interrupcion (*Interrupt Flag*).

**Ventajas:** Usa poco hardware, es muy flexible y establece una prioridad en los dispositivos (el orden de sondeo); ya que la consulta se implementa en software:

*Desventajas:* Es lento porque tiene que comprobar todos los dispositivos.

#### PIR1: PERIPHERAL INTERRUPT REQUEST (FLAG) REGISTER 1

| R/W-0                | R/W-0 | R-0   | R-0   | R/W-0 | R/W-0  | R/W-0  | R/W-0  |
|----------------------|-------|-------|-------|-------|--------|--------|--------|
| PSPIF <sup>(1)</sup> | ADIF  | RC1IF | TX1IF | SSPIF | CCP1IF | TMR2IF | TMR1IF |
| bit 7                |       |       |       |       |        |        | bit 0  |

#### PIR2: PERIPHERAL INTERRUPT REQUEST (FLAG) REGISTER 2

| U-0   | R/W-0 | U-0 | R/W-0 | R/W-0 | R/W-0 | R/W-0  | R/W-0  |  |
|-------|-------|-----|-------|-------|-------|--------|--------|--|
| _     | CMIF  |     | EEIF  | BCLIF | LVDIF | TMR3IF | CCP2IF |  |
| bit 7 |       |     |       |       |       |        | bit 0  |  |

#### PIR3: PERIPHERAL INTERRUPT REQUEST (FLAG) REGISTER 3

| U-0   | U-0 | R-0   | R-0   | R/W-0  | R/W-0  | R/W-0  | R/W-0  |
|-------|-----|-------|-------|--------|--------|--------|--------|
| _     | _   | RC2IF | TX2IF | TMR4IF | CCP5IF | CCP4IF | CCP3IF |
| bit 7 |     |       |       |        |        |        | bit 0  |

TOIF Pont and the second of th

#### Determinación de la fuente

 Vectorizadas: cada interrupción esta asociada con un elemento de una tabla de vectores de interrupción a traves de un vector utilizado para sincronizar el procesador con el periférico.

El periferico le indica al procesador la ubicación de la direccion efectiva en la tabla de vectores a traves del vector de interrupción (Vector Type) y el procesador envia indica la aceptacion de la interrupción (INTA).





La tabla de vectores es un área de memoria que contiene todos los vectores de interrupción de un procesador. La ubicación de la tabla y el orden de los vectores dentro de ella, son una característica del procesador y no se pueden modificar.

Cada vector tiene un tamaño fijo que permite, almacenar una instrucción de salto al comienzo de la rutina de servicio de esa interrupción.

**Ventajas:** Procesa multiples interrupciones utilizando poco hardware;

**Desventajas:** Es lenta y utiliza muchos accesos a los buses.

L. Giovanini © 2022

#### Determinación de la fuente

 Hardware: se utiliza un circuito dedicado a gestionar las interrupciones cuyas señales de petición se controlan de forma independiente para cada periférico.

Dispone de registros especificos para definir las prioridades y el enmascaramiento individual de cada linea de peticion.

Ventajas: Es muy eficiente, veloz y flexible;

Desventajas: Es caro.





Organización de las Computadoras

#### Gestion de prioridad

El sistema necesita un mecanismo para priorizar las interrupciones y tratar primero las más urgentes. Para ello, existen varias alternativas:

- Interrupciones simultáneas: hay dos alternativas para gestionar varias interrupciones activas:
  - Un dispositivo específico que combina varias fuentes de interrupción en una o más líneas, al tiempo que permite asignar los niveles de prioridad las salidas de interrupción.





Cuando el dispositivo tiene múltiples salidas de interrupción para generar, las genera en orden de prioridad relativa. Los modos comunes de un controlador de interrupciones incluyen prioridades duras, rotativas y en cascada.

A menudo permiten la conexión en cascada de sus salidas a entradas entre sí para expandir sus capacidades.

#### Gestion de prioridad

- Un método distribuido que se implementa en la práctica a traves de dos técnicas;
  - i) **Consulta** es un metodo de gestion en el cual una única rutina debe determinar la fuente de la interrupción al verificar todas las posibles fuentes de interrupción;





ii) Conexión en cadena (Daisy Chain) – es un metodo de gestion en el que los dispositivos están conectados en forma serial. La solicitud de línea de interrupción es común a todos los dispositivos.

La prioridad del dispositivo esta dada por su posicion relativa en la cadena. Mientras mas cerca del procesador, mayor la prioridad.

Si algún dispositivo solicita la interrupcion con un estado de nivel bajo, la línea de interrupción pasa al estado de nivel bajo y habilita la entrada de interrupción en el procesador.

#### Gestion de prioridad

Interrupciones anidadas - en un sistema de interrupción anidado se permite una interrupción en cualquier momento y en cualquier lugar, incluso cuando la rutina de atencion de un interrupcion se está ejecutando.

Solo la rutina de atencion de la interrupcion (ISR) de mayor prioridad será ejecutada inmediatamente. Luego, el segundo ISR de prioridad más alta se ejecutará después de que se complete el más alto.





Inhibición de interrupciones - las interrupciones pueden ser desactivadas por el programador en momentos en que el procesador está ejecutando rutinas críticas que no se puede interrumpir. Si llega una interrupción, el procesador la ignora o atiende dependiendo del estado del bit asociado del registro de mascara.

Una *interrupción no enmascarable* (NMI) no puede deshabilitarse y cuando llega, el procesador la atiende. Se utiliza en caso de emergencias o fallas.

#### Direccion de ejecucion de la rutina

Hay dos alternativas para determinar la dirección de la rutina de servicio:

• **Direcciones fijas:** se hallan cableadas en el procesador y por tanto nunca pueden ser cambiadas.

Esto implica que las rutinas de servicio de la interrupciones siempre estarán en una posición de memoria fija.

CS BASE ADDRESS

IP OFFSET



- **Direcciones variables:** no se halla cableada en el procesador de manera que el dispositivo debe dar información acerca de la localización de la dirección de comienzo de la rutina de servicio asociada a dicho periférico. Las alternativas más utilizadas son:
  - **Direccionamiento absoluto:** el dispositivo o la interfaz se encargada de conocer y de enviar la dirección de la rutina al procesador para que éste la localizace y ejecute.
  - **Direccionamiento indirecto:** se mantiene una tabla de vectores de interrupción (direcciones de comienzo de las distintas rutinas) y a cada interrupción se le asocia un índice por el cual se accederá a la tabla y se recuperará la dirección de comienzo.



# *Implementaciones*

# **Implementacion**

RISC-V

# **Implementacion**

RISC-V

# Implementación

Microchip

#### Organización de la memoria



#### INTCON REGISTER

| R/W-0    | R/W-0     | R/W-0  | R/W-0  | R/W-0 | R/W-0  | R/W-0  | R/W-x |
|----------|-----------|--------|--------|-------|--------|--------|-------|
| GIE/GIEH | PEIE/GIEL | TMR0IE | INT0IE | RBIE  | TMR0IF | INT0IF | RBIF  |
| bit 7    |           |        |        |       |        |        | bit 0 |

#### PIR1: PERIPHERAL INTERRUPT REQUEST (FLAG) REGISTER 1

| R/W-0                | R/W-0 | R-0   | R-0   | R/W-0 | R/W-0  | R/W-0  | R/W-0  |  |
|----------------------|-------|-------|-------|-------|--------|--------|--------|--|
| PSPIF <sup>(1)</sup> | ADIF  | RC1IF | TX1IF | SSPIF | CCP1IF | TMR2IF | TMR1IF |  |
| bit 7                |       |       |       |       |        |        | bit 0  |  |

#### PIR2: PERIPHERAL INTERRUPT REQUEST (FLAG) REGISTER 2

| U-0   | R/W-0 | U-0 | R/W-0 | R/W-0 | R/W-0 | R/W-0  | R/W-0  |
|-------|-------|-----|-------|-------|-------|--------|--------|
| _     | CMIF  | _   | EEIF  | BCLIF | LVDIF | TMR3IF | CCP2IF |
| bit 7 | -     |     | -     | -     |       |        | bit 0  |

#### PIR3: PERIPHERAL INTERRUPT REQUEST (FLAG) REGISTER 3

| U-0   | U-0 | R-0   | R-0   | R/W-0  | R/W-0  | R/W-0  | R/W-0  |
|-------|-----|-------|-------|--------|--------|--------|--------|
| _     | _   | RC2IF | TX2IF | TMR4IF | CCP5IF | CCP4IF | CCP3IF |
| bit 7 |     |       |       | •      |        |        | bit 0  |

#### PIE1: PERIPHERAL INTERRUPT ENABLE REGISTER 1

| R/W-0                | R/W-0 | R/W-0 | R/W-0 | R/W-0 | R/W-0  | R/W-0  | R/W-0  |
|----------------------|-------|-------|-------|-------|--------|--------|--------|
| PSPIE <sup>(1)</sup> | ADIE  | RC1IE | TX1IE | SSPIE | CCP1IE | TMR2IE | TMR1IE |
| bit 7                |       |       |       |       |        |        | bit 0  |

#### PIE2: PERIPHERAL INTERRUPT ENABLE REGISTER 2

| U-0   | R/W-0 | U-0 | R/W-0 | R/W-0 | R/W-0 | R/W-0  | R/W-0  |
|-------|-------|-----|-------|-------|-------|--------|--------|
| _     | CMIE  | _   | EEIE  | BCLIE | LVDIE | TMR3IE | CCP2IE |
| bit 7 | •     |     | •     |       |       | •      | bit 0  |

#### **IPR1: PERIPHERAL INTERRUPT PRIORITY REGISTER 1**

| R/W-1                | R/W-1 | R/W-1 | R/W-1 | R/W-1 | R/W-1  | R/W-1  | R/W-1  |
|----------------------|-------|-------|-------|-------|--------|--------|--------|
| PSPIP <sup>(1)</sup> | ADIP  | RC1IP | TX1IP | SSPIP | CCP1IP | TMR2IP | TMR1IP |
| bit 7                |       |       |       |       |        |        | bit 0  |

#### **IPR2: PERIPHERAL INTERRUPT PRIORITY REGISTER 2**

| U-0   | R/W-1 | U-0 | R/W-1 | R/W-1 | R/W-1 | R/W-1  | R/W-1  |
|-------|-------|-----|-------|-------|-------|--------|--------|
| _     | CMIP  | _   | EEIP  | BCLIP | LVDIP | TMR3IP | CCP2IP |
| bit 7 |       |     |       |       |       |        | bit 0  |

#### Recursos de gestión

32-37 Unidad 5 Wake-up if in Sleep mode **Implementación** TMR0IF TMR0IE TMR0IP Microchip RBIF RBIE RBIP INT0IF INT0IE Interrupt to CPU INT1IF Vector to Location INT1IE 0008h Peripheral Interrupt Flag bit INT1IP Peripheral Interrupt Enable bit INT2IF INT2IE Peripheral Interrupt Priority bit -INT2IP GIEH/GIE TMR1IF TMR1IE TMR1IP IPEN-XXXXIF XXXXIE IPEN GIEL/PEIE XXXXIP **IPEN** Additional Peripheral Interrupts High Priority Interrupt Generation Low Priority Interrupt Generation Peripheral Interrupt Flag bit Peripheral Interrupt Enable bit Peripheral Interrupt Priority bit Interrupt to CPU Vector to Location TMR0IF\_ TMR0IE\_ 0018h TMR0IP TMR1IF TMR1IE TMR1IP RBIF RBIE XXXXIF XXXXIE RBIP GIEL/PEIE GIE/GEIH XXXXIP INT1IF. INT1IE Additional Peripheral Interrupts INT1IP INT2IF INT2IE INT2IP Organización de las Computadoras L. Giovanini © 2022

## Implementación ARM



| Interrupt # | Interrupt                                                                      | Memory Location | <b>Priority Level</b> |
|-------------|--------------------------------------------------------------------------------|-----------------|-----------------------|
| 0           | Stack Pointer Initial Value                                                    | 0x00000000      |                       |
| 1           | Reset                                                                          | 0x00000004      | -3 Highest            |
| 2           | NMI                                                                            | 0x00000008      | -2                    |
| 3           | Hard Fault                                                                     | 0x0000000C      | -1                    |
| 4           | Memory Management Fault                                                        | 0x00000010      | Programmable          |
| 5           | Bus Fault                                                                      | 0x00000014      | Programmable          |
| 6           | Usage Fault (undefined instructions, divide by zero, unaligned memory access,) | 0x00000018      | Programmable          |
| 7           | Reserved                                                                       | 0x0000001C      | Programmable          |
| 8           | Reserved                                                                       | 0x00000020      | Programmable          |
| 9           | Reserved                                                                       | 0x00000024      | Programmable          |
| 10          | Reserved                                                                       | 0x00000028      | Programmable          |
| 11          | SVCall                                                                         | 0x0000002C      | Programmable          |
| 12          | Debug Moniter                                                                  | 0x00000030      | Programmable          |
| 13          | Reserved                                                                       | 0x00000034      | Programmable          |
| 14          | PendSV                                                                         | 0x00000038      | Programmable          |
| 15          | SysTick                                                                        | 0x0000003C      | Programmable          |
| 16          | IRQ for peripherals                                                            | 0x00000040      | Programmable          |
| 17          | IRQ for peripherals                                                            | 0x00000044      | Programmable          |
|             |                                                                                |                 |                       |
| 255         | IRQ for peripherals                                                            | 0x000003FC      | Programmable          |

#### **Controlador de Interrupciones**

- Los registros de control, prioridad y vectores están almacenados en memoria;
- Contiene registros de control para las excepciones, la MMU, el temporizador SYSTICK y la lógica de depuración;
- Soporta hasta 240 entradas externas de interrupción (IRQ); y
- Una entrada no enmascarable (NMI).

## **Implementación** - ARM



| Name      | <b>Functions</b>            |                      |
|-----------|-----------------------------|----------------------|
| xPSR      | Program Status Registers    |                      |
| PRIMASK   |                             |                      |
| FAULTMASK | Interrupt Mask<br>Registers | Special<br>Registers |
| BASEPRI   | negisiers                   | negisters            |
| CONTROL   | Control Register            |                      |

| Register  | Function                                                                                            |
|-----------|-----------------------------------------------------------------------------------------------------|
| xPSR      | Provide ALU flags (zero flag, carry flag), execution status, and current executing interrupt number |
| PRIMASK   | Disable all interrupts except the nonmaskable interrupt (NMI) and HardFault                         |
| FAULTMASK | Disable all interrupts except the NMI                                                               |
| BASEPRI   | Disable all interrupts of specific priority level or lower priority level                           |
| CONTROL   | Define privileged status and stack pointer selection                                                |

| Address                    | Name                       | Туре | Reset      | Description                              |
|----------------------------|----------------------------|------|------------|------------------------------------------|
| 0xE000E004                 | ICTR                       | RO   | -          | Interrupt Controller Type Register, ICTR |
| 0xE000E100 -<br>0xE000E11C | NVIC_ISER0 -<br>NVIC_ISER7 | RW   | 0x00000000 | Interrupt Set-Enable Registers           |
| 0xE000E180 -<br>0E000xE19C | NVIC_ICER0 -<br>NVIC_ICER7 | RW   | 0x00000000 | Interrupt Clear-Enable Registers         |
| 0xE000E200 -<br>0xE000E21C | NVIC_ISPR0 -<br>NVIC_ISPR7 | RW   | 0x00000000 | Interrupt Set-Pending Registers          |
| 0xE000E280 -<br>0xE000E29C | NVIC_ICPR0 -<br>NVIC_ICPR7 | RW   | 0x00000000 | Interrupt Clear-Pending Registers        |
| 0xE000E300 -<br>0xE000E31C | NVIC_IABR0 -<br>NVIC_IABR7 | RO   | 0x00000000 | Interrupt Active Bit Register            |
| 0xE000E400 -<br>0xE000E41F | NVIC_IPR0 -<br>NVIC_IPR59  | RW   | 0x00000000 | Interrupt Priority Register              |

## Implementación - ARM



Las interrupciones están deshabilitadas después del Reset, para habilitarlas hay que:

- 1. Habilitar la interrupciones específicas de cada módulo;
- 2. Habilitar las interrupciones en el controlador NVIC; y
- 3. Habilitar las interrupciones globalmente.



35-37

| Bit 7  | Bit 6  | Bit 5 | Bit 4  | Bit 3   | Bit 2     | Bit 1    | Bit 0 |
|--------|--------|-------|--------|---------|-----------|----------|-------|
| Impler | nented |       | Not in | nplemer | nted, rea | ad as ze | ro    |

| Bit 3,2,1,0 | Value                                        |
|-------------|----------------------------------------------|
| 0000        | 0x00                                         |
| 0000        | 0x20                                         |
| 0000        | 0x40                                         |
| 0000        | 0x60                                         |
| 0000        | 0x80                                         |
| 0000        | 0xA0                                         |
| 0000        | 0xC0                                         |
| 0000        | 0xE0                                         |
|             | 0000<br>0000<br>0000<br>0000<br>0000<br>0000 |

A Priority Level Register with 3-bit Implemented

| Bit 7  | Bit 6  | Bit 5 | Bit 4 | Bit 3  | Bit 2        | Bit 1     | Bit 0   |
|--------|--------|-------|-------|--------|--------------|-----------|---------|
| Implen | nented |       |       | Not in | l<br>nplemei | nted, rea | ad as 0 |

A Priority Level Register with 4-bit Implemented

36-37

# **Implementación**

INTEL





#### **Controlador de Interrupciones**

- Los registros de control y prioridades están disponibles en el área de entrada/salida;
- La tabla de vectores se encuentra en memoria;
- Contiene vectores para la MMU y la lógica de depuración;
- Soporta hasta 250 entradas externas de interrupción (IRQ);
- Una entrada no enmascarable (NMI); y
- Una entrada por software (INT).

# **Implementación**

INTEL

Las interrupciones están deshabilitadas después del Reset, para habilitarlas hay que:

- 1. Configurar la interrupciones específicas de cada módulo;
- 2. Habilitar las interrupciones en el controlador; y
- 3. Habilitar las interrupciones globalmente.







Organización de las Computadoras